FPGA-CC

What is the FPGA-CC?

FPGA-CC is a meeting of professors, PhD students, master students and developers from multiple universities about FPGA design. It serves the exchange and presentation of methods, tools and research results. The meeting aims to increase the exchange between developers and to create cooperations from it.

History

31.01.2012 in Mannheim
14:00 bis 16:00 Uhr, kleiner Hörsaal A 1.01

  • TDCs im FPGA (Kolja Sulimma, cronologic GmbH & Co. KG)
  • Hamming FSM with Xilinx Blind Scrubbing - Trick or Treat! (Jano Gebelein, IRI Frankfurt) (pdf)
  • XML Register Generator (Christian Leber, chair of Prof. Brüning) (pdf)

1.12.2011 in Frankfurt
Campus Bockenheim, Raum 101 ("K III"), 1. Stock rechts neben der Mensa (Campusplan)
14:00 bis 16:00 Uhr

  • Vc - eine SIMD-Library für C++ (Matthias Kretz, FIAS Frankfurt)
  • HLS - Von Software nach Hardware (Frederik Grüll, Uni Heidelberg)
  • Modelsim FLI - Software / Hardware Co-Simulation (Heiko Engel, IRI Frankfurt)

21.7.2011 in Mannheim:

  • Simulation Framework (Dirk Hutter, FIAS Frankfurt) (pdf)
  • Verification (Niels Burkhardt, ZITI Heidelberg) (pdf)
  • Partitions and Partial Reconfiguration (Norbert Abel, IRI Frankfurt) (pdf)

5.5.2011 in Mannheim:

  • Standard-Linux auf Microblaze (Andreas Kugel, Ziti Heidelberg) (pdf)
  • PCIe FastBoot mittels Partieller Rekonfiguration (Wenxue Gao, Ziti Heidelberg) (pdf)

2.11.2010 in Mannheim

  • Readout of APD Array [HD]
  • SEU tolerante Zustandsmaschinen [HD, MA]
  • Grundsätzliches zu Jitter-Messungen [Ulrich Brüning, MA]

15.7.2010 in Mannheim

  • FPL Benchmarksuite [Andreas Beyer, HD]
  • OpenCl zu VHDL Pipeline Generator, Zwischenstand [Markus Gipp, MA]
  • SysCore3 status/discussions [HD]
  • ALICE TRD Global Tracking Unit [Felix Rettig, HD]

10.6.2010 in Heidelberg

  • APD Pixeldetektor für Synchrotronmessungen [Christophe Thil, MA]
  • State Machine Design mit FSM Designer: Beispiele, Vorteile, Vergleich mit Cadence & ISE [Mondrian Nüssle, MA]
  • Xilinx vs. Altera vs. Lattice [Alexander Giese, MA]
  • ALICE DAQ & HLT Common RORC [Heiko Engel, HD]
  • FPL Benchmarksuite [Andreas Beyer, HD]

6.5.2010 in Mannheim

  • FPGA Nutzung am LS RAR [U. Brüning]
  • Floating Point Library and Pipeline Generator for FPGAs [Guillermo Marcus, MA]
  • Flip-Chip [Christian Kreidl, MA]

4.2.2010 in Heidelberg

  • Begrüßung [Udo Kebschull]
  • FPGA Nutzung am LS SuS [P. Fischer]
  • UXIBO und Nexys-II Board mit Fun-Adapter in der Lehre [Marco Oster]
  • Übersicht FPGA Projekte am LS Männer [A. Kugel]
  • Übersicht FPGA-Projekte bei der TI am KIP (TIP) [UK]
  • FPGA Fault Tolerance for Embedded Systems [Jano Gebelein]
  • FT SoftCore CPU [Heiko Engel]
  • Framework für dynamische partielle Rekonfiguration [Norbert Abel]

8.2.2007 in Heidelberg

  • Neues vom Peptid Chip [Kai König, HD] Folien
  • Der Switcher3 Ansteuerchip für DEPFET Matrizen [Christian Kreidl, MA] Folien
  • Digitalteil Digitizer/Serializer Chip [Frank Lemke, MA] Folien
  • Design flow MA/KL [Michael Ritzert, MA]
  • Yield Analyse der Trap Waferproduktion [HD]

11.1.2007 in Mannheim

  • Einführung in Verilog A [Michael Ritzert, MA] Folien (.pdf)
  • Einfache UMC IO Pads [Peter Fischer, MA] Folien(.pdf)
  • Skill Tool zum Technologiequerschnitt [Peter Fischer, MA]
  • Aufbau des VST RAM [Ivan Peric, MA]
  • Grundsätzliches zu Jitter-Messungen [Ulrich Brüning, MA]
  • Nächste Submissionen [alle]
  • Nächste Schritte Oase [Ulrich Brüning & andere]

2.11.2006 in Kaiserslautern
  • Status Bump Bonding [Christian Kreidl, MA]
  • Charge Amplifier - the frequency domain approach [Reinhard Tielert/David Muthers, KL]
  • Diskussion der Zukunft des OASE Projekts

6.7.2006 in Heidelberg

  • DC Messungen an UMC Transistoren [Melanie Bernert, MA]
  • Schnelle, präzise Stromspeicherzelle [Ivan Peric, MA]
  • Studenten Designs in der April UMC Submission: Algorithmic ADC [Tim Armbruster, MA]
  • Studenten Designs in der April UMC Submission: Sukz. Approx. ADC [Hartmut Sturm, MA]
  • Verlängerung des SEED-Vertrages [alle]
  • Mikroelektronik trifft Biochemie: CMOS-Chips als Träger für biochemische Arrays [Kai König, HD]
  • An Integrated Optical Sensor for the Detection of Fluorescence Marked Peptides [Yipin Zhang, HD]

4.5.2006 in Mannheim

  • Diskussion: Turnus, Organisation
  • Diskussion: Vorbereitung Cadence Academic Day am 19.5 in Mannheim
  • Vorstellung Serializer / I2C / Register File [Ulrich Brüning, MA]
  • Mögliche Atoll / Oase Metal patches [David Slogsnat, MA]
  • Lasertreiber-Chip der April Submission [Sitt Tontisirin, KL]
  • Mixed Mode Design Tutorial [Tim Armbruster, MA]
  • Hardware Scheduling auf Virtex FPGAs [Norbert Abel, HD]

6.4.2006 in Kaiserslautern

  • Rad-Hard-design Kit & Standard Cells [Michael Bruder, MA]
  • Bump Bonding Plans in Mannheim [Christian Kreidl, MA]
  • Diskussion / Demo: SuS & ASIC-CC WiKi [Peter Fischer, MA]
  • Features des verbesserten ADC auf dem Februar-Testchip [David Muthers, KL]
  • Low Jitter Clock-Recovery Units auf dem Februar-Testchip [Sitt Tontisirin, KL]
  • Charge Amplifier - the physicist way [Peter Fischer, MA]


Organisatoren

The FPGA-CC is currently organized by Andreas Kugel and Jano Gebelein. Suggestions and proposels are always welcome.